@@ -2045,32 +2045,32 @@ mod tests {
2045
2045
}
2046
2046
2047
2047
test_vec_avg ! { test_vec_avg_i32x4, i32x4,
2048
- [ i32 :: min_value ( ) , i32 :: max_value ( ) , 1 , -1 ] ,
2048
+ [ i32 :: MIN , i32 :: MAX , 1 , -1 ] ,
2049
2049
[ -1 , 1 , 1 , -1 ] ,
2050
2050
[ -1073741824 , 1073741824 , 1 , -1 ] }
2051
2051
2052
2052
test_vec_avg ! { test_vec_avg_u32x4, u32x4,
2053
- [ u32 :: max_value ( ) , 0 , 1 , 2 ] ,
2053
+ [ u32 :: MAX , 0 , 1 , 2 ] ,
2054
2054
[ 2 , 1 , 0 , 0 ] ,
2055
2055
[ 2147483649 , 1 , 1 , 1 ] }
2056
2056
2057
2057
test_vec_avg ! { test_vec_avg_i16x8, i16x8,
2058
- [ i16 :: min_value ( ) , i16 :: max_value ( ) , 1 , -1 , 0 , 0 , 0 , 0 ] ,
2058
+ [ i16 :: MIN , i16 :: MAX , 1 , -1 , 0 , 0 , 0 , 0 ] ,
2059
2059
[ -1 , 1 , 1 , -1 , 0 , 0 , 0 , 0 ] ,
2060
2060
[ -16384 , 16384 , 1 , -1 , 0 , 0 , 0 , 0 ] }
2061
2061
2062
2062
test_vec_avg ! { test_vec_avg_u16x8, u16x8,
2063
- [ u16 :: max_value ( ) , 0 , 1 , 2 , 0 , 0 , 0 , 0 ] ,
2063
+ [ u16 :: MAX , 0 , 1 , 2 , 0 , 0 , 0 , 0 ] ,
2064
2064
[ 2 , 1 , 0 , 0 , 0 , 0 , 0 , 0 ] ,
2065
2065
[ 32769 , 1 , 1 , 1 , 0 , 0 , 0 , 0 ] }
2066
2066
2067
2067
test_vec_avg ! { test_vec_avg_i8x16, i8x16,
2068
- [ i8 :: min_value ( ) , i8 :: max_value ( ) , 1 , -1 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 ] ,
2068
+ [ i8 :: MIN , i8 :: MAX , 1 , -1 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 ] ,
2069
2069
[ -1 , 1 , 1 , -1 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 ] ,
2070
2070
[ -64 , 64 , 1 , -1 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 ] }
2071
2071
2072
2072
test_vec_avg ! { test_vec_avg_u8x16, u8x16,
2073
- [ u8 :: max_value ( ) , 0 , 1 , 2 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 ] ,
2073
+ [ u8 :: MAX , 0 , 1 , 2 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 ] ,
2074
2074
[ 2 , 1 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 ] ,
2075
2075
[ 129 , 1 , 1 , 1 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 ] }
2076
2076
@@ -2081,36 +2081,36 @@ mod tests {
2081
2081
}
2082
2082
2083
2083
test_vec_adds ! { test_vec_adds_i32x4, i32x4,
2084
- [ i32 :: min_value ( ) , i32 :: max_value ( ) , 1 , -1 ] ,
2084
+ [ i32 :: MIN , i32 :: MAX , 1 , -1 ] ,
2085
2085
[ -1 , 1 , 1 , -1 ] ,
2086
- [ i32 :: min_value ( ) , i32 :: max_value ( ) , 2 , -2 ] }
2086
+ [ i32 :: MIN , i32 :: MAX , 2 , -2 ] }
2087
2087
2088
2088
test_vec_adds ! { test_vec_adds_u32x4, u32x4,
2089
- [ u32 :: max_value ( ) , 0 , 1 , 2 ] ,
2089
+ [ u32 :: MAX , 0 , 1 , 2 ] ,
2090
2090
[ 2 , 1 , 0 , 0 ] ,
2091
- [ u32 :: max_value ( ) , 1 , 1 , 2 ] }
2091
+ [ u32 :: MAX , 1 , 1 , 2 ] }
2092
2092
2093
2093
test_vec_adds ! { test_vec_adds_i16x8, i16x8,
2094
- [ i16 :: min_value ( ) , i16 :: max_value ( ) , 1 , -1 , 0 , 0 , 0 , 0 ] ,
2094
+ [ i16 :: MIN , i16 :: MAX , 1 , -1 , 0 , 0 , 0 , 0 ] ,
2095
2095
[ -1 , 1 , 1 , -1 , 0 , 0 , 0 , 0 ] ,
2096
- [ i16 :: min_value ( ) , i16 :: max_value ( ) , 2 , -2 , 0 , 0 , 0 , 0 ] }
2096
+ [ i16 :: MIN , i16 :: MAX , 2 , -2 , 0 , 0 , 0 , 0 ] }
2097
2097
2098
2098
test_vec_adds ! { test_vec_adds_u16x8, u16x8,
2099
- [ u16 :: max_value ( ) , 0 , 1 , 2 , 0 , 0 , 0 , 0 ] ,
2099
+ [ u16 :: MAX , 0 , 1 , 2 , 0 , 0 , 0 , 0 ] ,
2100
2100
[ 2 , 1 , 0 , 0 , 0 , 0 , 0 , 0 ] ,
2101
- [ u16 :: max_value ( ) , 1 , 1 , 2 , 0 , 0 , 0 , 0 ] }
2101
+ [ u16 :: MAX , 1 , 1 , 2 , 0 , 0 , 0 , 0 ] }
2102
2102
2103
2103
test_vec_adds ! { test_vec_adds_i8x16, i8x16,
2104
- [ i8 :: min_value ( ) , i8 :: max_value ( ) , 1 , -1 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 ] ,
2104
+ [ i8 :: MIN , i8 :: MAX , 1 , -1 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 ] ,
2105
2105
[ -1 , 1 , 1 , -1 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 ] ,
2106
- [ i8 :: min_value ( ) , i8 :: max_value ( ) , 2 , -2 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 ] }
2106
+ [ i8 :: MIN , i8 :: MAX , 2 , -2 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 ] }
2107
2107
2108
2108
test_vec_adds ! { test_vec_adds_u8x16, u8x16,
2109
- [ u8 :: max_value ( ) , 0 , 1 , 2 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 ] ,
2109
+ [ u8 :: MAX , 0 , 1 , 2 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 ] ,
2110
2110
[ 2 , 1 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 ] ,
2111
- [ u8 :: max_value ( ) , 1 , 1 , 2 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 ] }
2111
+ [ u8 :: MAX , 1 , 1 , 2 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 , 0 ] }
2112
2112
2113
- test_vec_2 ! { test_vec_addc, vec_addc, u32x4, [ u32 :: max_value ( ) , 0 , 0 , 0 ] , [ 1 , 1 , 1 , 1 ] , [ 1 , 0 , 0 , 0 ] }
2113
+ test_vec_2 ! { test_vec_addc, vec_addc, u32x4, [ u32 :: MAX , 0 , 0 , 0 ] , [ 1 , 1 , 1 , 1 ] , [ 1 , 0 , 0 , 0 ] }
2114
2114
2115
2115
macro_rules! test_vec_abs {
2116
2116
{ $name: ident, $ty: ident, $a: expr, $d: expr } => {
@@ -2482,9 +2482,9 @@ mod tests {
2482
2482
) ) ;
2483
2483
let b: vector_signed_short = transmute ( i16x8:: new ( 256 , 256 , 256 , 256 , 256 , 256 , 256 , 256 ) ) ;
2484
2484
let c: vector_signed_short =
2485
- transmute ( i16x8:: new ( 0 , 1 , 2 , 3 , 4 , 5 , 6 , i16:: max_value ( ) - 1 ) ) ;
2485
+ transmute ( i16x8:: new ( 0 , 1 , 2 , 3 , 4 , 5 , 6 , i16:: MAX - 1 ) ) ;
2486
2486
2487
- let d = i16x8:: new ( 0 , 3 , 6 , 9 , 12 , 15 , 18 , i16:: max_value ( ) ) ;
2487
+ let d = i16x8:: new ( 0 , 3 , 6 , 9 , 12 , 15 , 18 , i16:: MAX ) ;
2488
2488
2489
2489
assert_eq ! ( d, transmute( vec_mradds( a, b, c) ) ) ;
2490
2490
}
0 commit comments